基于035μm+sige工艺的低功耗复数乘法器asic芯片设计

本文档由 1278482045 分享于2010-12-28 10:09

嵌入式项目 FPGA 单片机 期刊论文 学位论文 毕业设计基于035μm+sige工艺的低功耗复数乘法器asic芯片设计
文档格式:
.pdf
文档大小:
2.89M
文档页数:
83
顶 /踩数:
2 0
收藏人数:
5
评论次数:
0
文档热度:
文档分类:
IT计算机  —  网络与通信
添加到豆单
文档标签:
DSP 嵌入式 毕业设计 学位论文 乘法器 sige asic 芯片 复数 功耗
系统标签:
复数乘法器 低功耗 asic sige 芯片 乘法器
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82