基于FPGA的数字式相位测量仪的设计与制作

本文档由 高星 分享于2011-05-16 20:16

摘要:本设计给出了基于FPGA核心的数字式相位测量的基本原理与实现方案,实现的是对两列信号的相位差的精确测量并数字显示测量结果。该系统利用可编程逻辑器件为主系统芯片,用VHDL对其进行设计开发,系统由相位测量仪、数字式移相信号发生器和移相网络三个模块构成,整个装置具有原理简单,测量精度高,测量结果显示直观的特点。本次设计在EDA软件开发平台MAX+PLUSⅡ上利用硬件描述语言VHDL进行设计编程。
文档格式:
.doc
文档大小:
839.5K
文档页数:
78
顶 /踩数:
7 0
收藏人数:
8
评论次数:
0
文档热度:
文档分类:
通信/电子  —  电子设计
添加到豆单
文档标签:
FPGA CPLD VHDL 测相仪 when cos end downto process CLK
系统标签:
测量仪 数字式 相位 fpga 制作 设计
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82