基于CPLD的实验平台设计

本文档由 lylyly1538 分享于2011-06-15 22:22

数字逻辑电路是重要的硬件基础课程,也是一门与应用密切相关的课程,其应用理论与方法随数字电路器件的发展而不断变革,EDA实验系统课题研究的目的是为系统可编程器件提供一个实验平台,该实验系统适合数字电路初学者做验证性实验,也适合数字逻辑设计者,允许其充分发挥自主性,自行设计逻辑电路
文档格式:
.doc
文档大小:
1.46M
文档页数:
45
顶 /踩数:
0 0
收藏人数:
6
评论次数:
0
文档热度:
文档分类:
通信/电子  —  电子电气自动化
添加到豆单
文档标签:
基于CPLD CPLD End when VHDL EDA PCB plusII BEGIN FPGA
系统标签:
cpld 实验 设计 编程逻辑器件 平台 器件
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82