高速ECL逻辑入门

本文档由 smarteebit 分享于2011-07-28 20:41

什么是ECL?什么是LVPECL?为什么ECL输出必须接下拉电阻?ECL电平常用的匹配方式有哪些?在高速差分走线日益盛行的今天,硬件设计者有必要了解这些基本概念。通过对众多厂商的datasheet、Application Note中有关ECL逻辑知识的提炼总结,结合作者的仿真与实践,最终作成本文。阅读本文,不仅有助于了解ECL电平本身,举一反三,很多知识点也可以推广到所有高速差分设计中去,包括LVDS,CML等。详见附件。
文档格式:
.pdf
文档大小:
637.53K
文档页数:
13
顶 /踩数:
0 0
收藏人数:
2
评论次数:
0
文档热度:
文档分类:
通信/电子  —  电子设计
添加到豆单
文档标签:
高速 数字设计 ECL LVPECL VCC smarteebit Voltage Rpd VEE VTT
系统标签:
ecl 逻辑 smarteebit 高速 necl 入门
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82