基于DSPBuilder数字滤波器的FPGA设计

本文档由 wolinfeng 分享于2011-07-31 12:04

摘要 现场可编程门阵列( FPGA) 器件广泛应用于数字信号处理领域, 而使用VHDL VerilogHDL 语言进行设计比较复杂 提出一种采用DSP Builder 实现IIR数字滤波器的设计方案, 按照Matlab/Simulink/DSP Builder/Quartus 的设计流程, 设计了一个4阶 IIR 低通数字滤波器, 并通过Quartus 软件中的嵌入式逻辑分析SignalTap 对设计进行了硬件实时测试 结果表明, 所设计的IIR数字滤波器功能正确, ..
文档格式:
.pdf
文档大小:
1.97M
文档页数:
2
顶 /踩数:
0 0
收藏人数:
2
评论次数:
0
文档热度:
文档分类:
通信/电子  —  电子设计
添加到豆单
文档标签:
DSPBuilder 滤波器 DSP IIR FPGA Builder Simulink Quartus 数字滤波器 Matlab
系统标签:
滤波器 fpga 数字 dspbuilder iir 设计
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82