八位数字抢答器

本文档由 gdmfq 分享于2010-05-03 20:31

学习利用使用可编程逻辑器件和QUARTUS II软件,用原理图方法设计一个八位抢答器,利用DE2板对所设计的电路进行验证。抢答器基本功能:一是能分辨出选手操作按键的先后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按键操作无效;三是具有计时功能,时间到则抢答无效。根据要求抢答器分为两个部分:一是抢答显示电路;二是倒计时显示电路。抢答电路部分可以用用VHDL编写源程序实现抢答锁存功能,而倒计..
文档格式:
.doc
文档大小:
1.21M
文档页数:
21
顶 /踩数:
8 0
收藏人数:
26
评论次数:
2
文档热度:
文档分类:
生活休闲  —  科普知识
添加到豆单
文档标签:
编译 仿真 综合 FPGA SOPC 抢答器
系统标签:
抢答 选手 计时显示 主持人 定时器进行 数字
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82