基于FPGA的高精度数字频率计设计

本文档由 飞梦天涯 分享于2010-06-24 20:06

本论文完成了高精度数字频率计硬件设计和软件设计。该数字频率计主要包括FPGA和单片机两大部分。其中FPGA部分又可分为数据测量模块、FPGA和单片机接口模块、FPGA和数码管动态扫描部分。FPGA部分采用Verilog语言编写了电路的各模块电路,选用了当前比较流行的EDA开发软件Quartus II作为开发平台,所有模块程序均通过了编译和功能仿真验证。对测频系统的设计流程、模型的建立和仿真做出了具体详细的研究,验证了该系统..
文档格式:
.doc
文档大小:
895.0K
文档页数:
51
顶 /踩数:
13 0
收藏人数:
52
评论次数:
0
文档热度:
文档分类:
IT计算机  —  网络与通信
添加到豆单
文档标签:
FPGA 单片机 数字 ppt 毕业论文 毕业设计 Quartus EDA max 频率计
系统标签:
fpga 高精度数字 频率 设计 单片机 quartus
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82