多内核处理器的硬件实现

本文档由 SHU 分享于2010-09-23 12:25

v随着集成电路工艺水平的发展,计算机和通信设备对芯片运算能力的需求迅速膨胀,在现有的材料基础、工艺水平和制造能力等条件下,传统总线已经无法满足模块间的高传输频率,因此低频率、多核芯片结构逐渐取代高频率、单核芯片结构已成为必然的趋势。本文以整体电路的实现为目的,采用ARM9200代替内核,ALl´ERA的FPGA来实现路由与总线,搭建了一个四内核验证平台,用以进行多内核处理器的研究。由于数据传输时对电路有..
文档格式:
.pdf
文档大小:
2.73M
文档页数:
57
顶 /踩数:
0 0
收藏人数:
0
评论次数:
0
文档热度:
文档分类:
生活休闲  —  科普知识
添加到豆单
系统标签:
内核 处理器 硬件 mpsoc nocislip 低频率
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用





82