-
44
-
8位CPU的设计,VHDL语言,综合性实验实验报告.doc
- 计算机组成原理年级专业班级: 10 级软工R3 完成日期:2012-06-06 小组成员、组内分工及各成员成绩 学号 姓名 (组长排第一个) 分工 工作量比例(组长指定) 自评成绩 (组长指定) 20
-
-
58
-
基于EDA 技术的8 位CPU 设计长春工程学院 - 20090304072552.pdf
- 长春工程学院毕业设计(论文)毕业设计(论文)基于EDA 技术的 CPU设计长 19日学生姓名学历层次所在系部所学专业指导教师教师职称长春工程学院毕业设计(论文)摘 要众所周知,CPU 是计算机系统的核
-
-
6
-
16位CPU.doc
- 简单16位cpu设计 64位cpu 16核cpu 64位cpu怎么看 怎么看cpu多少位 32位cpu 128位cpu 64位的cpu 64位cpu装32位系统 cpu支持64位
-
-
12
-
8位CPU设计报告.doc
- 计算机硬件
-
-
42
-
简单16位CPU设计.doc
- 简单16位CPU设计简单16位CPU设计简单16位CPU设计
-
-
39
-
16位CPU VHDL课程设计.doc
- 16位CPU VHDL课程设计16位CPU VHDL课程设计16位CPU VHDL课程设计
-
-
25
-
8.FPGA_VHDL-16位CPU设计.doc
- 基于FPGA的VHDL语言设计的16位使用CPU
-
-
4
-
基于fpga的8位cpu设计.pdf
- 基于fpga的8位cpu设计,基于fpga的cpu设计,fpga cpu,基于fpga的毕业设计,基于fpga的交通灯设计,基于fpga的数字钟设计,基于fpga的uart设计,基于fpga的频率计设计,基于fpga的计算器设计,基于fpga的电子琴设计
-
-
25
-
quartus,ii,8位cpu设计实验报告.doc
- quartus,ii,8位cpu 设计实验报告 CPU 设计实验报告 数字逻辑与处理器基础实验32 位mips cpu 设计 综述: 我们的最后验收结果时钟频率是 84.9mhz。本实验报告主要分为实
-
-
8
-
32位CPU定时器0中断实验报告.doc
- 实验报告课程名称: 微机原理与应用 指导老师: 成绩:实验名称: 32 位CPU 定时器0 中断实验 实验类型: 同组学生姓名: 一、实验目的和要求(必填) 二、实验内容和原理(必填) 三、主要仪器设
-
向豆丁求助:有没有位CPU?